V
主页
京东 11.11 红包
译码器74154设计四人含主裁表决电路(二班)
发布人
打开封面
下载高清视频
观看高清视频
视频下载器
译码器设计电路_原理及三人表决器
译码器74154设计四人含主裁表决电路
用74153级联为8选1选择器_二班
D触发器设计四人抢答器
D触发器设计四人抢答器_二班
译码器的级联
双4选1的选择器74153功能简介
显示译码器7448基本功能演示
四人抢答器简介及时序电路的概念
用选择器74153设计三人表决器_PPT
译码器的功能表与表达式
二人抢答器显示部分设计及完整电路
显示译码器7448的控制引脚功能
译码器逻辑功能测试
用选择器74153设计三人表决器_板书
用选择器74151设计三人表决器_板书
选择器的级联
用门电路设计组合逻辑电路
JK触发器设计四人抢答器
最简与或形式概念
卡诺图化简示例1
卡诺图化简示例2
两个1位十进制数相加步骤3_个位的弥补和选择
Proteus中的高低电平及线的标注
选择器74151的功能表和表达式
比较器7485的逻辑功能测试
编码器74148逻辑功能测试
组合电路的设计1
用选择器74151设计三人表决器_PPT
选择器74151逻辑功能测试
卡诺图原理简介
Proteus简介及输入端的连接方法
抢答器里主持人按键设计
两个1位十进制数相加步骤1_分别编码相加
从MOS管到CMOS,进入逻辑门的世界【极速入门数模电路P16】
比较器7485的级联
最小项之和
卡诺图化简的依据、原则
无关项
门电路逻辑功能测试5_7400