V
主页
2.12 翻译和启动程序
发布人
教材使用《Computer Organization and Design, RISC-V Edition》。视频与教材章节对应。PPT翻译自原版教材提供的PPT,并修订了其中的少量差错。
打开封面
下载高清视频
观看高清视频
视频下载器
1.4 硬件概念入门
2.8 过程调用
“一生一芯”计划——从零开始设计自己的 RISC-V 处理器芯片 - 余子濠 (中国科学院计算技术研究所)
2.13 完整的程序
cache行为实验
4.5 流水线
3.5 浮点运算 part1 数据格式
2.6 逻辑操作
4.7 数据冒险
4.6 流水线的数据通路和控制
2.5 指令的表示
生物课代表这辈子要保护的三样东西
4.3 数据通路
4.9 异常 part1
2.10 处理宽的数据和地址
2.9 人机交互
2.4 无符号数和有符号数
4.8 控制冒险
2.7 决策指令
5.3 cache基本原理
臭人机我要吃外卖
2.11 同步
1.1 引言
5.1 概述
4.4 单周期CPU
6.6 GPU
2.2 硬件操作 2.3 操作数
5.2 存储器技术 part1
5.9 cache控制器设计
1.2 计算机系统结构中的8个伟大思想
1.3 程序概念入门
1.6 性能
2.16 MIPS
6.5 共享内存多处理器
1.7 功耗墙 1.8 多核
5.2 存储器技术 part2
3.4 除法
5.14 RISC-V系统指令
5.10 cache一致性
5.4 提升cache性能 part1