V
主页
PN结电容 MOS变容管 cadence参数变量仿真
发布人
-
打开封面
下载高清视频
观看高清视频
视频下载器
MOS运放的输出电阻仿真
MOS管的fingers 和 multiplier
MOS运放的输入电阻仿真
施密特触发器(迟滞比较器)的原理介绍并利用Cadence软件进行仿真
利用cadence - config进行后仿真:方便又高效
零极点仿真分析
MOS管Diode结构作开关使用,深N阱工艺下寄生二极管作开关使用
环形振荡器的介绍并用Cadence仿真
失调电压的仿真介绍 蒙特卡罗的仿真介绍
闭环增益仿真(stb稳定性仿真)/查看闭环的相位裕度和增益裕度
利用参数扫描法确定带隙基准电路中的电阻阻值
集成电路中交叉耦合对管(Croos Pair)的作用与设计(一)
Dickson电荷泵
Push_pull结构作为源极跟随器的实例讲解并用Cadence软件仿真
很多人用了10多年allegro都不知道的实用功能移动元件时隐藏位号-保存不需要确认-单独关闭层铜皮显示
01 突破技术瓶颈:Cadence Allegro X 23.1革新揭秘
常用的运放结构分享:五管OTA、套筒式共源共栅、对称式OTA、折叠式共源共栅、两级运放
重难点:CMOS器件本征电容Cgs的计算
带隙基准电路(BGR)1——基于Cascode电流镜的BGR电路
修改cadence仿真图像的默认线宽
为什么要让相位裕度为60度?以及对于转行模拟IC的看法
LDO的频率补偿——动态零点追踪
运放设计流程的概述:选结构,定参数
两级运放的一些结论
利用串联负反馈提升LDO的PSR性能
【文献分享】Cascade(级联) FVF LDO 提升PSR特性
模拟集成电路设计8-运算放大器的设计
宽摆幅cascode电流镜(二)
带隙基准电路(BGR)2 ——基于运放的BGR电路
集成电路中交叉耦合对管(Cross pair)的设计与作用(二)
利用NMOS cascode的屏蔽特性提升LDO的PSR
电流模带隙基准 二阶补偿的理论分析
二极管连接的MOS管等效电阻是个低阻
利用前馈纹波抵消技术提升LDO的PSR
电子工程师必须掌握的20个经典模拟电路
【文献分享】BGR的高阶温度补偿-part2
1.1 为什么是输入偏置电流-《运放秘籍》第一部
LDO__PSR的分压模型
源极跟随器(共漏极放大器)具有小信号跟随,大信号移位的能力
【文献分享】BGR的启动电路