V
主页
数字设计的后向设计法
发布人
主要讲已知电路原理图,怎么变成verilog。
打开封面
下载高清视频
观看高清视频
视频下载器
《数字IC设计入门》介绍
《数字IC设计入门》2.23 跨时钟域异步处理方法
数字设计的时序图的画法
《数字IC设计入门》2.30 原理图和时序图
选IC设计还是选IC验证?
时钟树平衡的概念
《数字IC设计入门》3.18 双向驱动线的处理
如何自动生成滤波器
数字电路和模拟电路混合仿真方法
模拟芯片与数字芯片之区别
RTL可测性设计—DFT
《数字IC设计入门》3.16 建立模型的方法
对异步跨时钟信号该如何约束?
《数字IC设计入门》2.28 RTL的前向设计法和后向设计法
《数字IC设计入门》2.35 在RTL中插入DFT的方法
模拟电路与数字电路的区别
不得不使用时钟下降沿的情况
时序计算基础
数字电路的拍数,从简单到复杂
拿到新项目该如何入手
数字IC设计和验证工程师的进阶指南
卡尔曼滤波器及其RTL实现
数字设计中浮点数的处理和定点化
FPGA与数字IC有什么区别?
[皮特派]跨时钟域信号的验证要点
芯片测试自动化(上)
MTP的标称速率与现实速率的差异
非SOC芯片的设计
指数平均可能存在的问题
[皮特派] SOC系统的跨时钟异步处理
还是时序分析,但是带skew
【皮特派】RTL中复位信号怎么选
ADC的本质与特性
当时序分析出没有的功能怎么办?
CPU如何识别指令
你适合做IC后端吗?
IC新人如何摆脱打杂的宿命
【皮特派聊硬件设计_3】复杂时钟树的sdc约束方法
如何从Boot程序切换到应用程序
时序约束终章:再谈multicycle_path