V
主页
京东 11.11 红包
基本定时器的软件DRIVER设计(3) 基本定时器的软件测试用例设计的仿真和FPGA平台上的验证
发布人
基本定时器设计与开发系列 基本定时器的软件DRIVER设计(3) 软件测试用例设计的仿真和FPGA平台上的验证
打开封面
下载高清视频
观看高清视频
视频下载器
20231029 FPGA最小系统板的电路原理图设计
基本定时器的硬件RTL设计(6) 基本定时器的硬件RTL的基本测试用例设计与仿真
基本定时器的硬件RTL设计(5) 基本定时器的系统集成、基本仿真及SPYGLASS的分析
基本定时器的软件DRIVER设计(1) 基本定时器的driver驱动的头文件和源文件设计
UART串口软件DRIVER设计(一) UART串口的软件DRIVER配置结构体和头文件
以太网SMA接口Clause22硬件设计(13) 硬件RTL的基本仿真
基本定时器的硬件RTL设计(2) 基本定时器的寄存器表设计及封装
mcu的bootloader仿真
UART串口软件DRIVER设计(五)printf函数移植和UART串口的软件测试实例
【闲聊】零基础 以太网硬件IP设计以及以太网网络通信简介
20231027 MCU硬件设计的开发环境介绍与准备工作
SWD调试接口原理与仿真模型设计(4) SWD的AP、DP寄存器介绍与读写
SWD调试接口原理与仿真模型设计(5) SWD仿真模型设计(初始化、AP和DP寄存器读写)
MCU硬件设计开发的工程环境分享(三) 如何移植自己的IP到本工程中 进行仿真调试
SWD调试接口原理与仿真模型设计(3) SWD的基本帧格式
20231021 AHB总线和APB总线的主要接口
基本定时器的硬件RTL设计(1) 基本定时器的概念和原理
UART串口硬件RTL设计(十一) UART串口的硬件RTL基本测试用例
基本定时器的硬件RTL设计(4) 基本定时器通道硬件RTL设计
20231016 quartus的fpga时序路径分析
UART串口硬件RTL设计(三) UART串口的寄存器表设计
UART串口软件DRIVER设计(二) UART串口的TX发送数据设计
UART串口的RTL硬件设计(四) UART串口的寄存器封装设计
第四期:CycloneIV E最小系统板设计(二)根据Datasheet设计FPGA最小系统板电路。
UART串口软件DRIVER设计(四) UART串口的中断处理
以太网SMA接口Clause22硬件设计(1) Clause22接口格式介绍(1)
一个volatile引发的……?
20230812,AHB总线和APB总线
以太网SMA接口Clause22硬件设计(7) SMA接口的Master状态机状态跳转实现
第五期:CycloneIV E最小系统板设计(三)FPGA最小系统板的布局。
第三期:CycloneIV E最小系统板设计(一)从Datasheet上获取FPGA的基本参数
20231209 UART硬件RTL设计1 寄存器封装、UART的TX发送逻辑
20231010 mcu程序运行原理(指令读取与执行)
20230820 FPGA RAM IP核
以太网SMA接口Clause22硬件设计(12) SMA接口的SLAVE仿真模型设计
以太网SMA接口Clause22软件设计(2) 读网卡寄存器操作和中断
以太网SMA接口Clause22硬件设计(8) SMA接口的Master的数据处理实现
20231111 RAM的基本概念(数据线、地址线、选通信号)及与MCU的关系
以太网SMA接口Clause22硬件设计(11) 硬件RTL的SPYGLASS的LINT和CDC分析
以太网SMA接口Clause22软件设计(4) 读写B50610网卡寄存器