V
主页
FPGA神经网络加速第一课——卷积核的实现
发布人
打开封面
下载高清视频
观看高清视频
视频下载器
卷积神经网络Verilog代码仿真【1】,FPGA开发,从Verilog代码讲解,仿真对比结果,一步步教你写卷积神经网络。
如何使用HLS开发神经网络——CNN的基本模块HLS实现
入行十年,我总结了这份FPGA学习路线:搞定这四点,你也能轻松进阶
基于FPGA的CNN设计
【FPGA基础知识】卷积网络:基于FPGA的卷积神经网络Verilog代码编写的入门导学
从零开始在FPGA上实现神经网络(二)
如何使用Vivado HLS加速FPGA算法开发
神经网络-量化与部署,进阶之路迟早要越过的大山
4月30日-基于FPGA的神经网络加速器设计-王明羽
FPGA从入门到精通(小白零基础速学)明德扬【FPGA至简设计原理与应用】自学FPGA必备教程-手把手教你学FPGA编程配套开发板
用FPGA进行图像处理 | 基于FPGA的YOLO算法加速
基于FPGA的神经网络电路实现-GitHub开源项目学习记录
从零开始在FPGA上实现神经网络
【零基础轻松学习FPGA】小梅哥Xilinx FPGA基础入门到项目应用培训教程
FPGA/ZYNQ实现基础神经网络LeNet教程
【什么是CNN?】浙大大佬教你怎么卷CNN,卷积神经网络CNN从入门到实战,通俗易懂草履虫听了都点头(人工智能、深度学习、机器学习、计算机视觉)
正点原子手把手教你学ZYNQ之FPGA开发篇-基于领航者V1【第一期】
卷积神经网络Verilog代码仿真【2】,FPGA卷积时序设计
FPGA实战项目4(图像处理-1-基础篇)
手把手教你用Verilog在FPGA上实现CNN(2)卷积层设计
FPGA实现神经网络
FPGA部署CNN神经网络实现手写体数字识别
特权同学《Verilog边码边学》基于Xilinx FPGA的Verilog编码、仿真与调试基础教程
特权同学《Verilog边码边学》FPGA数字图像处理
verilog 卷积神经网络
FPGA卷积计算思路(sobel和CNN卷积神经网络)
【科研日记】FPGA上部署实现YOLOP算法
如何理解神经网络硬件加速——以基于MLP的鸢尾花分类器为例
【基础讲解+代码实战】三个半小时从零开始在FPGA上实现神经网络!含源码+配套文献
第六届集创赛-紫光同创杯-FPGA与神经网络相结合的物品识别平台设计(省一,国三)
如何使用FPGA做一个CNN加速器
用 ZYNQ(FPGA) 实现MNIST神经网络
《FPGA图像处理教程》第一章:“什么是硬件加速引擎”
在zynq上部署卷积神经网络加速器
神经网络加速基础知识
【5】全连接层 verilog实现『手把手教你用Verilog在FPGA上实现CNN』系列视频
【台湾大学×BoLedu】FPGA高层次综合技术HLS于应用加速 (2022秋 赖瑾)
酷毙了!3小时跟着顶级大佬从零开始在FPGA上实现神经网络基础讲解+代码实战!含源码+配套文献
卷积神经网络Verilog代码仿真【5】,FIFO、全连接层代码及其设计思想讲解
『手把手教你用Verilog在FPGA上实现CNN』【1】课程介绍