V
主页
京东 11.11 红包
20231209 UART硬件RTL设计(二) UART的RX发送逻辑、数据缓存、 UART模块控制等
发布人
20231209硬件直播录像 UART硬件RTL设计(二) UART的RX发送逻辑、数据缓存、 UART模块控制等
打开封面
下载高清视频
观看高清视频
视频下载器
20231209 UART硬件RTL设计1 寄存器封装、UART的TX发送逻辑
UART串口硬件RTL设计(三) UART串口的寄存器表设计
UART串口软件DRIVER设计(一) UART串口的软件DRIVER配置结构体和头文件
UART串口硬件RTL设计(十) UART串口模型与简易仿真 使用SPYGLASS进行LINT和CDC分析
20231021 AHB总线和APB总线的主要接口
UART串口软件DRIVER设计(二) UART串口的TX发送数据设计
UART串口硬件RTL设计(八) UART串口的RX发送逻辑设计 (RX数据处理、错误状态检测)
UART串口的RTL硬件设计(一)UART串口通信协议的基本介绍
UART串口软件DRIVER设计(三) UART串口的RX接收数据设计
以太网SMA接口Clause22硬件设计(13) 硬件RTL的基本仿真
UART串口硬件RTL设计(五) UART串口的TX发送逻辑设计 (TX状态机、时基设计)
UART串口硬件RTL设计(七) UART串口的RX发送逻辑设计 (RX状态机、时基设计)
基本定时器的硬件RTL设计(6) 基本定时器的硬件RTL的基本测试用例设计与仿真
20231027 MCU硬件设计的开发环境介绍与准备工作
以太网SMA接口Clause22硬件设计(10) SMA接口的数据缓存、中断处理设计
UART串口软件DRIVER设计(五)printf函数移植和UART串口的软件测试实例
基本定时器的硬件RTL设计(2) 基本定时器的寄存器表设计及封装
以太网SMA接口Clause22硬件设计(8) SMA接口的Master的数据处理实现
20231111 RAM的扩展拼接方法介绍
20231029 FPGA最小系统板的电路原理图设计
基本定时器的硬件RTL设计(1) 基本定时器的概念和原理
基本定时器的软件DRIVER设计(1) 基本定时器的driver驱动的头文件和源文件设计
电子设计学习分享:TL431基准电源电路
以太网MAC核心硬件设计(3) TX和RX的数据流和核心时钟域划分
20231016 quartus的fpga时序路径分析
mcu的bootloader仿真
SWD调试接口原理与仿真模型设计(5) SWD仿真模型设计(初始化、AP和DP寄存器读写)
同步设计仿真正确,但是FPGA上运行出错的原因分析
20231111 RAM的基本概念(数据线、地址线、选通信号)及与MCU的关系
SWD调试接口原理与仿真模型设计(2) CPU调试接口结构和线复位、SWD模式切换
UART串口硬件RTL设计(六) UART串口的TX发送逻辑设计 (TX状态机状态切换、数据处理)
SWD调试接口原理与仿真模型设计(4) SWD的AP、DP寄存器介绍与读写
MCU硬件设计开发的工程环境分享(二)仿真等各种功能的Makefile脚本介绍,一键操作RTL仿真、FPGA编译、软件编译
以太网SMA接口Clause22硬件设计(3) SMA接口的Master状态机设计
20231015 mcu内部硬件结构介绍
CAN总线通信:CAN总线的特点
以太网SMA接口Clause22硬件设计(5) SMA接口的Master状态机的硬件实现
以太网SMA接口Clause22硬件设计(11) 硬件RTL的SPYGLASS的LINT和CDC分析
20231105 KiCad画电路PCB 关联封装、电路板设置、布局
20230806 SWD与CPU通信