V
主页
京东 11.11 红包
UART串口硬件RTL设计(五) UART串口的TX发送逻辑设计 (TX状态机、时基设计)
发布人
UART设计与开发系列 UART串口硬件RTL设计(五) UART串口的TX发送逻辑设计 (TX状态机、时基设计)
打开封面
下载高清视频
观看高清视频
视频下载器
UART串口硬件RTL设计(九) UART串口的数据缓存、中断状态处理
20231209 UART硬件RTL设计1 寄存器封装、UART的TX发送逻辑
UART串口软件DRIVER设计(三) UART串口的RX接收数据设计
UART串口的RTL硬件设计(四) UART串口的寄存器封装设计
UART串口硬件RTL设计(七) UART串口的RX发送逻辑设计 (RX状态机、时基设计)
基本定时器的硬件RTL设计(5) 基本定时器的系统集成、基本仿真及SPYGLASS的分析
基本定时器的硬件RTL设计(6) 基本定时器的硬件RTL的基本测试用例设计与仿真
UART串口硬件RTL设计(三) UART串口的寄存器表设计
UART串口软件DRIVER设计(五)printf函数移植和UART串口的软件测试实例
以太网SMA接口Clause22硬件设计(13) 硬件RTL的基本仿真
20231209 UART硬件RTL设计(二) UART的RX发送逻辑、数据缓存、 UART模块控制等
UART串口硬件RTL设计(十) UART串口模型与简易仿真 使用SPYGLASS进行LINT和CDC分析
20231021 AHB总线和APB总线的主要接口
MCU硬件设计开发的工程环境分享(一)开发环境的目录结构与操作的介绍
UART串口硬件RTL设计(八) UART串口的RX发送逻辑设计 (RX数据处理、错误状态检测)
【闲聊】零基础 以太网硬件IP设计以及以太网网络通信简介
mcu的bootloader仿真
基本定时器的软件DRIVER设计(1) 基本定时器的driver驱动的头文件和源文件设计
SWD调试接口原理与仿真模型设计(2) CPU调试接口结构和线复位、SWD模式切换
基本定时器的硬件RTL设计(2) 基本定时器的寄存器表设计及封装
5分钟上手使用Spyglass,教您如何使用Spyglass分析RTL设计
基本定时器的软件DRIVER设计(2) 基本定时器的软件环境搭建和软件测试用例设计
以太网SMA接口Clause22硬件设计(7) SMA接口的Master状态机状态跳转实现
爱上实验室RTL硬件开发仿真工程环境介绍
以太网SMA接口Clause22硬件设计(11) 硬件RTL的SPYGLASS的LINT和CDC分析
基本定时器的软件DRIVER设计(3) 基本定时器的软件测试用例设计的仿真和FPGA平台上的验证
UART串口的RTL硬件设计(一)UART串口通信协议的基本介绍
以太网SMA接口Clause22硬件设计(2) Clause22接口格式介绍(2)
20231010 mcu程序运行原理(指令读取与执行)
20231016 quartus的fpga时序路径分析
SWD调试接口原理与仿真模型设计(5) SWD仿真模型设计(初始化、AP和DP寄存器读写)
以太网SMA接口Clause22硬件设计(5) SMA接口的Master状态机的硬件实现
MCU硬件设计开发的工程环境分享(二)仿真等各种功能的Makefile脚本介绍,一键操作RTL仿真、FPGA编译、软件编译
以太网SMA接口Clause22软件设计(1) 驱动的头文件设计和写网卡寄存器操作
一个volatile引发的……?
以太网SMA接口Clause22硬件设计(3) SMA接口的Master状态机设计
硬件直播录像 20240810 mcu芯片设计相关职位简介
以太网SMA接口Clause22软件设计(3) 读写B50610网卡寄存器的基本操作和仿真
SRAM在AHB总线上的集成
20231111 RAM的扩展拼接方法介绍