V
主页
京东 11.11 红包
2.17 x86
发布人
教材使用《Computer Organization and Design, RISC-V Edition》。视频与教材章节对应。PPT翻译自原版教材提供的PPT,并修订了其中的少量差错。
打开封面
下载高清视频
观看高清视频
视频下载器
2.8 过程调用
1.7 功耗墙 1.8 多核
2.16 MIPS
3.6 - 3.8 x86的SIMD
1.4 硬件概念入门
6.6 GPU
5.9 cache控制器设计
5.6 虚拟机
5.5 可信存储器层次
3.5 浮点运算 part2 浮点指令
5.7 虚拟存储器 part2 TLB
4.9 异常 part1
2.10 处理宽的数据和地址
4.12 ILP示例
3.5 浮点运算 part4 计算精度
4.9 异常 part2
2.7 决策指令
5.8 存储器层次结构的一般规律
5.10 cache一致性
5.1 概述
6.8 多处理器网络
2.9 人机交互
5.4 提升cache性能 part2
4.3 数据通路
5.3 cache基本原理
6.3 SIMD与向量计算
1.1 引言
6.14 小结
3.5 浮点运算 part1 数据格式
2.1 引言
2.12 翻译和启动程序
2.14 数组与指针
3.2 加减法
2.18 RV_ISA
2.11 同步
2.5 指令的表示
4.10 指令级并行
1.3 程序概念入门
2.19 常见误区 2.20 小结
5.13 A53和i7的cache