V
主页
VLSI静态时序分析STA教程19:理解时序报告第三部分
发布人
这个视频是VLSI Academy的第19课,重点讲解了输入到触发器路径的时序报告。讲师解释了时序报告分为三个部分:一般细节、路径组和具体路径信息。一般细节包括起点、终点和路径组类型。讲师提到了工具创建的三个路径组:顺时针路径组、寄存器到输出路径组和输入到寄存器路径组。本课程特别关注输入到寄存器的时序路径组。 讲师讨论了虚拟时钟,这是在没有与特定引脚或端口关联的情况下定义的时钟。这些虚拟时钟用于接口路径,如输入和输出端口。讲座提供了一个时序路径的示例,从虚拟时钟开始,到达触发器端点为止。路径中包括反相器和与门,各自具有各自的延迟。讲师解释了如何将这些延迟相加以确定总路径延迟。
打开封面
下载高清视频
观看高清视频
视频下载器
Altera在远程故障识别和RRH频谱监控领域的无线应用
VLSI静态时序分析STA教程18:理解时序报告第二部分
VLSI静态时序分析STA教程17:理解时序报告第一部分
FPGA简介第十部分:亚稳态和时钟域交汇
UltraScale类ASIC时钟设置
VLSI静态时序分析STA教程23:时序例外第二部分
VLSI静态时序分析教程8:时钟建立时间概念第一部分
VLSI静态时序分析STA教程9:时钟建立时间概念第二部分
UCIe简介
超大规模集成电路VLSI静态时序分析STA教程29:跨时钟域的时序第三部分
VLSI静态时序分析STA教程26:GBA和PBA模式分析
边缘检测电路逻辑上升沿下降沿正负沿
Altera RF框架
VLSI静态时序分析STA教程11:标准单元传输延迟
VLSI静态时序分析STA教程25:恢复和移除检查
VLSI静态时序分析教程1:静态时序分析基础
超大规模集成电路VLSI静态时序分析STA教程31:时钟门控检查第二部分
VLSI静态时序分析STA教程24:半周期路径
VLSI静态时序分析教程7:时钟不确定性和时钟单边性
VLSI静态时序分析STA教程12库中的延迟建模
VLSI静态时序分析STA教程6:时钟斜率和时钟偏差第二部分
什么情况需要时序约束?— FPGA 的时序分析
超大规模集成电路VLSI静态时序分析STA教程39:锁存器时间借用
UCIe简介教程之UCIe协议
VLSI静态时序分析STA教程5:时钟斜率和时钟偏差
什么是同步复位和异步复位
UltraScale DSP和时钟功耗下降功能
超大规模集成电路VLSI静态时序分析STA教程30:时钟门控检查第一部分
VLSI静态时序分析STA教程20:建立时间保持时间修复第一部分
VLSI面试问题时钟域交汇CDC技巧握手同步器
FPGA简介第十二部分:RISC-V定制外设
FPGA课程5:时序电路、锁存器、触发器和寄存器
VLSI面试数字电路使用多路复用器设计实现逻辑门
UCIe简介教程之概述
VLSI静态时序分析STA教程15:定义输入输出约束第一部分
超大规模集成电路VLSI静态时序分析STA教程38:STA数字问题
利用Mentor QVIP进行UltraScale PCIe PIPE仿真
FPGA课程2:使用VIO核测试设计
FPGA简介第十一部分:RISC-V软核处理器
VLSI面试问题复位域交汇RDC技巧如何修复RDC违例