V
主页
m基于matlab的信息传输系统包括卷积编码,QPSK调制解调以及维特比译码
发布人
源码事宜,关注微信公众号:matworld。基于matlab的信息传输系统包括卷积编码,QPSK调制解调以及维特比译码
打开封面
下载高清视频
观看高清视频
视频下载器
m基于深度学习的64QAM调制解调系统频偏估计和补偿算法matlab仿真
m基于QPSK调制解调的无线图像传输matlab仿真,包括扩频解扩均衡等模块
m基于Costas环的QPSK载波同步matlab性能仿真,对比不同采样率,环路系数等对载波同步的影响
m扩展索引OFDM(Spread-OFDM-IM)调制解调系统matlab性能仿真,其中OFDM信号检测对比ZF,MMSE,ML等方法
m基于FPGA的QPSK调制解调通信系统verilog实现,包含testbench,不包含载波同步——quartusii版本
m基于MATLAB Simulink的16QAM调制解调系统仿真
m基于扩频解扩+turbo译码的通信链路matlab误码率仿真,调制对比QPSK,16QAM,64QAM,扩频参数可设置
m基于gardner环的定时同步matlab仿真,采用四倍采样,QPSK调制进行测试
m基于FPGA的217卷积编码维特比译码verilog实现,包含testbench不使用IP核
基于星座图整形方法的QAM调制解调系统MATLAB误码率仿真,对比16,32,64,256四种QAM调制方式
m基于MATLAB数字调制解调系统仿真,包括ASK,FSK,DPSK以及MDPSK,并对比误码率曲线
m基于DVB-T的COFDM+16QAM+LDPC编解码通信链路matlab性能仿真,包括小数倍及整数倍载波同步,粗及细定时同步,信道估计
m基于扩频解扩的通信链路误码率matlab仿真,调制对比QPSK,16QAM,64QAM,扩频参数可以设置
m基于QPSK+LDPC的载波同步和定时同步matlab性能仿真,包括Costas环的gardner环,LDPC编译码,四倍采样
m基于深度学习的QPSK调制解调系统频偏估计和补偿算法matlab仿真
m基于MIMO通信系统的半盲信道估计算法matlab仿真,包括QPSK,ML检测,Turbo编译码等
基于FPGA的QPSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
m基于OFDM+QPSK和turbo编译码以及LS信道估计的无线图像传输matlab仿真,输出误码率曲线,并用实际图片进行测试
基于深度学习的QPSK调制解调系统相位检测和补偿算法matlab仿真
m基于扩频解扩+LDPC编译码的通信链路matlab误码率仿真,调制对比QPSK,16QAM,64QAM,扩频参数可以设置
m基于FPGA的8FSK调制解调系统verilog实现,包含testbench测试文件
m基于MATLAB的MIMO_OFDM调制解调系统仿真
m基于BP译码算法的LDPC编译码matlab误码率仿真,对比不同的码率
m无线通信的调制解调过程的matlab仿真,包括ASK,FSK,PSK
m基于深度学习的16QAM调制解调系统频偏估计和补偿算法matlab仿真
m基于FPGA的OFDM调制解调系统verilog实现,包括IFFT,FFT以及成型滤波器,包含testbench
m基于PSO粒子群优化的LDPC码NMS译码算法最优归一化参数计算和误码率matlab仿真
m基于BP译码算法的LDPC编译码matlab误码率仿真,对比不同的码长
m基于5G-NR和MIMO的车载通信系统的matlab性能仿真,包括编码,信号调制,OFDM调制和MIMO
基于FPGA的8PSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
基于FPGA的2FSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
m基于码率兼容打孔LDPC码nms最小和译码算法的LDPC编译码matlab误码率仿真
m基于FPGA的基础OFDM调制解调verilog实现,包括IFFT和FFT,包含testbench——vivado版本
m基于MATLAB的通信系统仿真,发送端主要包括信号源,载波信号,放大器,带宽滤波器,接收端包括放大器,带宽滤波器,载波解调,低通滤波器
m基于16QAM调制的音频信号同步接收器matlab仿真,包括gardner符号同步,载波同步以及CMA均衡
m基于FPGA的8ASK调制解调系统verilog实现,包含testbench测试文件
m基于FPGA的8PSK调制解调系统verilog实现,包含testbench测试文件
m基于深度学习的64QAM调制解调系统相位检测和补偿算法matlab仿真
m无线通信的信道建模matlab仿真,仿真分析了6种不同的无线通信信道模型
m基于FPGA的16QAM调制解调通信系统verilog实现,包含testbench,不包含载波同步——vivado版本