V
主页
Xilinx Vitis HLS学习笔记(1) 嵌套循环 Pipeline
发布人
如果觉得有所收获的话,可以点击我的主页 -> 充电 -> 自定义充电 支持一下,让我填抱世俗的肚子,十分感谢!
打开封面
下载高清视频
观看高清视频
视频下载器
『手把手教你用Verilog在FPGA上实现CNN』【1】课程介绍
手把手带你快速入门PYNQ-Z2(2) DMA使用教学
超好的RISC-V和FPGA学习课程来了!《RVfpga:Understanding Computer Architecture》
基于 Vitis HLS 的单个乘法 DSP 映射研究
【第五期一生一芯学习笔记】Verilator简明教程
【Vitis HLS】 三层嵌套循环通过 m_axi 接口读取DDR 的迭代次数细粒度控制实验 (2)解决方案
【学习笔记】基于 FPGA 的 Vision Transformer 高性能推理加速器
三个神经病产出的学术垃圾(FPGA))
【课程出售介绍】基于HLS的通用型CNN加速器设计与实现
Xilinx FPGA 低功耗技术(部分)简单介绍
Vivado使用Vscode作为编辑器,Modelsim联合仿真
Xilinx FINN (1) FINN 开源项目介绍
【Vitis HLS】 三层嵌套循环通过 m_axi 接口读取DDR 的迭代次数细粒度控制实验 (1) 问题描述
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(1)滑窗模块设计与仿真
【蓝桥杯】电子赛(单片机设计与开发 / FPGA设计与开发)竞赛大纲解读
AI狂潮下,加速效果比gpu更好的FPGA为何黯然失色?
FPGA实验 第一课
VitePress搭建个人学习笔记
Xilinx VITIS IDE基本开发流程教学
手把手带你快速入门PYNQ-Z2(1)启动板卡
RVfpga:深入理解RISCV体系结构(1)Vivado项目创建
机械+任何专业=绝杀 有些时候不是我们机械不好,而是机械的前途比较局限
【开发软件】Vivado IP核封装简明教程
『课程试听』卷积神经网络硬件加速器架构分类
【Transformer学习笔记】位置编码 Positional Encoding 代码详细讲解
『Xilinx FINN 系列』 (2) FINN开源项目 end2end example-BNN 硬件加速器的生成 Flow 演示(全流程,超详细)
『Transformer学习笔记』Encoder 组成与实现代码解析
手把手教你用Verilog在FPGA上实现CNN(2)卷积层设计
FPGA里FIFO数据传递的秒杀套路
【蓝桥杯官方】16届蓝桥杯校内模拟赛(第一期)·电子赛(单片机、FPGA、EDA、嵌入式、物联网)赛后解析
『Transformer学习笔记』数据集准备以及对模型进行训练和测试
【FPGA干货教程】10分钟上手Xilinx XDMA IP核 手把手搭建测试工程(上)
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(8)硬件加速器顶层模块设计
纯verilog ,FPGA实现触摸屏 坐标读取。🤭
『Xilinx FINN 开源项目』 (3) BNN 硬件加速器在 PYNQ-Z2/正点原子领航者7020 上的部署流程演示
一张图讲清IC设计行业秋招形势
基于『SNN』的手写数字识别硬件加速器设计 (主要讲解原理)
XC7A100T核心板+底板设计实战-XILINX FPGA-硬件项目设计-手把手指导-一对一答疑
基于 Zynq7020 的MNIST数据集手写数字识别 + 简单CV算法
实操:普通纸笔的手写学习笔记同步同屏到OneNote笔记管理。纸笔笔记习惯自然,画面记忆深刻;OneNote电子笔记管理高效透明。“一次书写两份笔记”的组合。