V
主页
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(7)全连接模块设计与代码讲解
发布人
QQ FPGA/IC/DL 学习交流群:866169462,欢迎加入讨论。 承接相关项目,具体请加群咨询群主。
打开封面
下载高清视频
观看高清视频
视频下载器
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(1)滑窗模块设计与仿真
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(8)硬件加速器顶层模块设计
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(2)整体设计思路
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(6)池化模块设计代码与仿真讲解
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(4)卷积模块设计代码讲解
手把手教你用Verilog在FPGA上实现CNN(2)卷积层设计
基于 Zynq7020 的MNIST数据集手写数字识别 + 简单CV算法
基于『SNN』的手写数字识别硬件加速器设计 (主要讲解原理)
『Xilinx FINN 开源项目』 (3) BNN 硬件加速器在 PYNQ-Z2/正点原子领航者7020 上的部署流程演示
『手把手教你用Verilog在FPGA上实现CNN』【1】课程介绍
超好的RISC-V和FPGA学习课程来了!《RVfpga:Understanding Computer Architecture》
『手把手教你用Verilog在FPGA上实现CNN』【2】卷积层设计(续)
『课程试听』卷积神经网络硬件加速器架构分类
【3】softmax函数层 verilog实现『手把手教你用Verilog在FPGA上实现CNN』系列视频
【IC设计】【前端到后端全流程】【基于Booth2算法的32位乘法器】6-基于4比特超前进位加法器的64比特选择进位加法器设计
【IC设计】【前端到后端全流程】【基于Booth2算法的32位乘法器】2-二进制乘法器原理
【第五期一生一芯学习笔记】Verilator简明教程
【Transformer学习笔记】位置编码 Positional Encoding 代码详细讲解
用 C++ 实现基于 YoloV5 卷积神经网络的目标检测
【课程出售介绍】基于HLS的通用型CNN加速器设计与实现
【第五期一生一芯计划】PA0 Ubuntu22.04 虚拟机创建
Xilinx VITIS IDE基本开发流程教学
『Transformer学习笔记』数据集准备以及对模型进行训练和测试
『Transformer学习笔记』Decoder 组成与Transformer实现代码解析
【IC设计】【前端到后端全流程】【基于Booth2算法的32位乘法器】7-乘法器功能验证
『Transformer学习笔记』Encoder 组成与实现代码解析
Tiny-GPU github 开源项目的手把手教学仿真操作 (之前录制的存货,无后续视频,已终止该项目的学习)
【论文阅读分享】ISCAS'23 | 用于边缘应用的 Vision Transformer 加速器—ViTA
Xilinx Vitis HLS学习笔记(1) 嵌套循环 Pipeline
【Paper Reading】GNN加速器论文阅读分享
『科研分享』想了解 FPGA 领域科研方向?快来看这个视频!
Vision Transformer 预测推理时的网络结构和代码简要分析
Xilinx FINN (1) FINN 开源项目介绍
Xilinx FPGA 低功耗技术(部分)简单介绍
ZYNQ PS 读取 TF 卡 BIN 文件中的浮点数 (3)上板结果演示
而你 『GPT4』 是我真正的英雄
【代码管理】用 VSCode 查看 Git仓库两个分支代码的不同之处
【教程】深度学习云服务器租借与使用 + FastMoE 包的安装
『AI时代的芯片架构创新』论坛 — 平头哥首席科学家-谢源
【Vitis HLS】 三层嵌套循环通过 m_axi 接口读取DDR 的迭代次数细粒度控制实验 (1) 问题描述