V
主页
【第五期一生一芯计划】PA0 Ubuntu22.04 虚拟机创建
发布人
【第五期一生一芯计划】PA0 Ubuntu22.04 虚拟机创建
打开封面
下载高清视频
观看高清视频
视频下载器
【第五期一生一芯学习笔记】Verilator简明教程
记两次debug的心路体验 - 黄誉 - 一生一芯双周分享会
流水线处理器 [第六期“一生一芯”计划 - P22]
RVfpga:深入理解RISCV体系结构(1)Vivado项目创建
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(7)全连接模块设计与代码讲解
『手把手教你用Verilog在FPGA上实现CNN』【2】卷积层设计(续)
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(4)卷积模块设计代码讲解
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(3)卷积模块讲解
【IC设计】【前端到后端全流程】【基于Booth2算法的32位乘法器】1-原码、补码和反码讲解
【3】softmax函数层 verilog实现『手把手教你用Verilog在FPGA上实现CNN』系列视频
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(8)硬件加速器顶层模块设计
【4】平均池化层 verilog实现『手把手教你用Verilog在FPGA上实现CNN』系列视频
【IC设计】【前端到后端全流程】【基于Booth2算法的32位乘法器】6-基于4比特超前进位加法器的64比特选择进位加法器设计
轻松入门APB协议
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(6)池化模块设计代码与仿真讲解
【5】全连接层 verilog实现『手把手教你用Verilog在FPGA上实现CNN』系列视频
『Transformer学习笔记』Decoder 组成与Transformer实现代码解析
手把手教你用Verilog在FPGA上实现CNN(2)卷积层设计
『Transformer学习笔记』数据集准备以及对模型进行训练和测试
『RVfpgaSoC系列课程』1-课程介绍
魔改xxljob,用xxljob自动创建任务调度
【IC设计】【前端到后端全流程】【基于Booth2算法的32位乘法器】4-部分积生成模块RTL设计
npc迭代数据与面积频率优化 - 金宇 - 一生一芯双周分享会
【IC设计】【前端到后端全流程】【基于Booth2算法的32位乘法器】2-二进制乘法器原理
2023 第五届“复微杯”数字赛题一《低精度量化方法研究和电路设计》赛题分析与进度分享
Xilinx FPGA 低功耗技术(部分)简单介绍
【IC设计】【前端到后端全流程】【基于Booth2算法的32位乘法器】7-乘法器功能验证
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(5)池化模块设计思路
Xilinx FINN (1) FINN 开源项目介绍
【开发软件】Vivado IP核封装简明教程
用中文写python游戏脚本第七课: DNF自动刷图项目创建 自动进图
『Transformer学习笔记』注意力机制计算方式和实现代码解析
『课程试听』卷积神经网络硬件加速器架构分类
【开源项目分享】FINN Framework: From DNN to FPGA Deployment
ZYNQ PS 读取 TF 卡 BIN 文件中的浮点数 (3)上板结果演示
复旦微电子学院设计方向直博生和学硕中医药宿舍园区的宿舍一览
『简明教程』Swin Transformer 在 ImageNet1K 数据集上训练和预测
【基于PYNQ-Z2的手写数字识别卷积加速器设计】(2)整体设计思路
【IC设计】【前端到后端全流程】【基于Booth2算法的32位乘法器】3-Booth算法与Booth2算法讲解以及RTL设计
而你 『GPT4』 是我真正的英雄